Laporan Akhir 1 Modul I

 Laporan Akhir 1 Modul I (Percobaan 2)







1. Jurnal
[Kembali]



2. Alat dan Bahan [Kembali]
  • Module De'Lorenzo
    1. Panel DL 2203D 
    2. Panel DL 2203C 
    3. Panel DL 2203S
  • Jumper
  •    



  •  Logika NOT


  •     Logika AND



  •     Logika OR
  •     Logika XOR
  •     Logicprobe (BIG)
  •     Switch

3. Rangkaian Simulasi [Kembali]
    
 



4. Prinsip Kerja Rangkaian [Kembali]
        Pada percobaan 2 kondisi 9 ini terdapat 2 rangkaian sederhana:

1)     Untuk rangkaian sederhana 1, nilai dari B=1, D=0, A=1, C'=0 D=0

Pada rangkaian sederhana yang pertama ini, terdapatan 4 jenis gerbang logika, yaitu gerbang logika XOR, AND, NOT, dan OR. Yang pertama yaitu gerbang logika X-OR (Exclusive OR), berdasarkan tabel kebenaran, dimana jika inputnya sama maka outputnya berlogika 0 dan jika inputnya berbeda maka outputnya berlogika 1. Gerbang logika dinamakan juga menggunakan prinsip ganjil genap dimana apabila inputnya berjumlah ganjil maka untuk output yang dihasilkan akan berlogika 1, sedangkan jika inputnya adalah genap, maka untuk output yang dihasilkan akan berlogika 0. Pada rangkaian sederhana 1 ini dapat dilihat pada gerbang logika X-OR yaitu dengan kondisi B=1, D=0. Maka keluaran yang dihasilkan pada kondisi B dan D bernilai 1 karena 1+0=1 yang berjumlah ganjil. Pada kondisi A=1, C'=0, D=0, menggunakan gerbang logika AND, dimana keluaran akan bernilai 1 jika semua nilai input adalah 1, dan jika salah satu atau lebih input ada yang bernilai nol maka output akan bernilai nol. Untuk C’ ini artinya C yang di NOT kan. Untuk C’ ini inputnya bernilai 0, namun saat di not kan maka outputnya akan berlogika 1, sehingga input pada kaki AND yang kedua ini akan berlogika 1. Karena salah satu input AND bernilai 0, maka output yang dihasilkan dari gerbang logika AND ini yaitu 0. Setelah itu output gerbang logika X-OR (nilai 1) dan AND (nilai 0) masuk ke gerbang logika OR, dimana pada gerbang OR ini jika salah satu atau lebih input bernilai 1 maka output akan bernilai 1 . Nilai output bernilai 0 hanya pada jika nilai semua input bernilai 0. Karena output dari gerbang OR tadi berlogika 1 maka logicprobe akan bernilai 1.

Untuk rangkaian sederhana 2,nilai dari B=1, D=0, A=1, B=1, C'=0

Pada rangkaian 2 juga menggunakan prinsip yang sama dengan rangkaian 1, hanya saja dengan kondisi yang berbeda, dimana masukannya yaitu B=1, D=0, A=1, B=1, C'=0,

Pada rangkaian sederhana yang kedua ini, juga menggunakan 4 jenis gerbang logika, yaitu gerbang logika XOR, AND, NOT, dan OR. Yang pertama yaitu gerbang logika X-OR (Exclusive OR), Pada rangkaian sederhana 2 ini dapat dilihat pada gerbang logika X-OR yaitu dengan kondisi B=1, D=0. Maka keluaran yang dihasilkan pada kondisi B dan D bernilai 1 sama seperti percobaan sebelumnya. Pada kondisi A=1, B=1, C’=0, menggunakan gerbang logika AND, Untuk C’ ini artinya C yang di NOT kan sehingga inputnya yang bernilai 0, namun saat di not kan maka outputnya akan berlogika 1, sehingga input pada kaki AND yang ketiga ini akan berlogika 1. Karena semua input AND bernilai 1, maka output yang dihasilkan dari gerbang logika AND ini yaitu 1. Setelah itu output gerbang logika X-OR (nilai 1) dan AND (nilai 1) masuk ke gerbang logika OR, dimana pada gerbang OR ini jika salah satu atau lebih input bernilai 1 maka output akan bernilai 1 . sehingga, karena kedua input OR berlogika 1 maka output gerbang OR akan berlogika 1. Yang membuat logicprobe bernilai 1.

    
5. Video Simulasi [Kembali]





6. Analisa [Kembali]
Percobaan 2
1) Uraikanlah dan sederhanakanlah fungsi yang ada pada percobaan 2 dengan menggunakan aljabar bolean, sehingga didapatkan persamaan :
H1 = B’D + BD’ + AC’D dan H2 = B’D + BD’ + ABC
Jawab: 



2) Buktikanlah menggunakan persamaan sederhana pada percobaan 2 bahwasannya nilai H (persamaan 1) sama dengan H1 * H2!



7. Link Download [Kembali]


Subscribe to receive free email updates:

0 Response to "Laporan Akhir 1 Modul I"

Posting Komentar